Практикум по дисциплине «Бортовые цифровые вычислительные устройства и машины» предназначен для курсантов специальности 1-37 04 02 «Техническая эксплуатация авиационного оборудования»



бет17/20
Дата08.05.2023
өлшемі0.78 Mb.
#473379
түріПрактикум
1   ...   12   13   14   15   16   17   18   19   20
измененные лабы БЦВУиМ

Контрольные вопросы
1 Каково основное назначение регистров?
2 Какие дополнительные задачи могут быть решены с помощью регистров?
3 Какие основные устройства используются для построения регистров? 4 Какие виды регистров выпускаются электронной промышленностью? 5 Для чего необходимы преобразования вида представления (кода) двоичных чисел?
6 В каких устройства применяются регистры?
Содержание отчета
Двоичный код заданного по варианту двухзначного шестнадцатеричного числа; принципиальная схема регистра с введенным двухзначным шестнадцатеричным числом; таблица 1: письменные ответы на два контрольных вопроса по указанию преподавателя.
Лабораторная работа №9
ИССЛЕДОВАНИЕ ОПЕРАТИВНОГО ЗАПОМИНАЮЩЕГО УСТРОЙСТВА
Цель работы: изучение способов адресации и режимов работы оперативного запоминающего устройства.

Схема для исследования ОЗУ
Общие сведения
Обязательным элементом всех ЭВМ являются оперативные запоминающие устройства (ОЗУ), обладающие достаточно большой емкостью и высоким быстродействием и обеспечивающие запись и считывание информации в темпе работы процессора ЭВМ. Существует два вида (типа) запоминающих устройств: статические и динамические. В статических ОЗУ элементом (ячейкой) памяти является триггер на транзисторах, а в динамических – конденсатор. Так как заряд конденсатора со временем уменьшается (изоляция между обкладками обладает хоть и небольшой, но определенной проводимостью), то в динамических ОЗУ необходима регенерация зарядов конденсаторов. Если в составе ОЗУ имеется схема регенерации, то такое ОЗУ называется квазистатическим. Динамические ОЗУ имеют большую информационную емкость по сравнению со статическими, но меньшее быстродействие.
Если запоминающие элементы образуют линейную структуру, то для обращения к какому-либо одному из них достаточно лишь указать его номер в этой линейной структуре, т.е. для обращения к ОЗУ достаточно использовать одну координату. Недостатком такой линейной структуры ОЗУ является необходимость иметь дешифраторы адреса с большим количеством выходов. Чаще используется двухкоординатная адресация, обеспечивающая доступ к любому запоминающему элементу в матричной структуре, в которой ячейки памяти размещены по строкам и столбцам. В этом случае для поиска какого-либо запоминающего элемента следует указать номер его строки и номер столбца, что выполняется дешифраторами строк и столбцов. При этом общее количество выходов двух дешифраторов будет намного меньше, чем одного дешифратора для линейной структуры ОЗУ.
Примером такого статического ОЗУ служит интегральная микросхема К155РУ1, а также аналогичная ей микросхема К155РУ3. Запоминающие элементы в этих микросхемах образуют матрицу 4х4, т. е. размещены по четырем строкам и четырем столбцам. Поэтому для обращения к любому отдельному запоминающему элементу необходимо указать номера его строки и столбца, т. е. указать две координаты.
Как отмечалось вначале, ОЗУ предназначены для записи и считывания информации, а также ее хранения. Считывание за одно обращение можно произвести только из одной ячейки памяти, так как при попытке прочитать содержимое нескольких запоминающих элементов по одному выходу происходит смешивание и потеря информации. Поэтому считывание в микросхемах К155РУ1 и К155РУ3 выполняется только из одной, выбранной, ячейки памяти. Запись же может быть выполнена несколькими способами.
Управляющими входами W1 и W0 указывается вид записываемой информации – логическая единица или логический нуль. При этом в режиме записи сигналы W1 и W0 обязательно должны быть разными (в режимах хранения и считывания сигналы W1 и W0 должны быть нулевыми).
Если необходимо за одно обращение записать во все ячейки памяти либо логическую единицу, либо логический нуль, то на все адресные входы подаются нулевые сигналы, т.е. осуществляется адресация в режиме невыбранной ячейки памяти.
Если единичный сигнал подается только на один адресный вход (строки Х или столбца Y), а на все другие адресные входы – нулевые сигналы, то заданная управляющими входами W1 и W0 информация будет записана только в одну строку или в один столбец (режим полувыборки).
Если же один бит информации необходимо записать только в одну ячейку памяти, то единичные сигналы подаются на адресные входы строки Х и столбца Y нужной ячейки памяти, а на все остальные адресные входы – нулевые сигналы (режим выбранной ячейки памяти).
Для сохранения записанной информации управляющие сигналы (как указано выше), а также все адресные сигналы должны быть нулевыми. Для считывания информации из выбранной ячейки памяти единичные сигналы подаются только на входы строки Х и столбца Y выбранной ячейки, а на все остальные адресные входы и входы управления W1 и W0 – нулевые сигналы. Вывод информации осуществляется на два выхода микросхем К155РУ1 и К155РУ3.
В лабораторной работе исследуется ОЗУ для записи, хранения и считывания информации с двухкоординатной адресацией и перечисленными режимами выборки (как и для микросхем К155РУ1 и К155РУ3), но с меньшей матрицей ячеек памяти (размером 2х2) на RS-триггерах (см. рисунок).




Достарыңызбен бөлісу:
1   ...   12   13   14   15   16   17   18   19   20




©dereksiz.org 2024
әкімшілігінің қараңыз

    Басты бет