В Multisim Трехчасовой курс National Instruments Россия, снг, Балтия


Проверка правил электротехники (ERC)



Pdf көрінісі
бет19/39
Дата01.10.2022
өлшемі2.23 Mb.
#461729
1   ...   15   16   17   18   19   20   21   22   ...   39
1 зертханалық жұмыс

Проверка правил электротехники (ERC)
В результате проверки правил электротехники (Electrical Rules Check) генерируется отчет с подробной инфор-
маций об ошибках (например, выходной разъем соединен с разъемом питания), и несоединенных разъемах. По-
сле соединения всех элементов проверьте схему на основании правил в диалоговом окне ERC.
В зависимости от схемы вам могут потребоваться предупреждения об определенных типах соединений,
ошибки в случае наличия других и ОК для всех остальных. Тип соединений и сообщений устанавливается на за-
кладке Правила ERC (ERC Rules) в диалоговом окне Electrical Rules Check.
Можно выполнить Проверку всей схемы или определенного участка. Во время проверки все некорректности
отображаются в панели результатов в нижней части экрана, а на схеме отображаются маркеры. При щелчке по
ошибке экран центрируется на ней и увеличивается масштаб.
Закладки Опции проверки (ERC Options) и Правила проверки (ERC Rules) предназначены для настроек.
Для начала проверки:
1. Выберите пункт Инструменты/Проверка правил электротехники (Tools/Electrical Rules Check), откроется
окно Проверки (Electrical Rules Check).
2. Настройте параметры отчета на закладке Опции проверки (ERC Options), рисунок Рисунок 23).
3. Установите параметры проверки на закладке Правила проверки (ERC Options) (Рисунок 24).
Рисунок 21 – Мастера соединений
Рисунок 22 – Диалоговое окно мастера фильтров (Filter Wizard)


Введение в Multisim
15
© National Instruments Россия, СНГ, Балтия
Раздел I Описание схемы
4. Нажмите OK. Формат отображения результатов устанавливается в разделе Результаты (Output) на закладке
ERC Options.
Подсхемы и иерархические блоки 
Multisim предназначен в том числе и для работы со схемами разной сложности. Для создания модульной
структуры схемы и абстрагирования сложных схем служит концепция нескольких листов (multi-sheet design),
подсхемы (ПС, sub-circuits – SC) и иерархический блоки (ИБ, hierarchical blocks HB).
Подсхемы полезны, чтобы сделать схему более компактной и в то же время хранить ее в одном файле. Иерар-
хические блоки лучше подходят для использования в нескольких схемах, потому что они хранятся в разных фай-
лах.
Иерархические блоки и подсхемы функционально не отличаются друг от друга, единственное различие меж-
ду ними – это способ хранения на диске. 
Существует два способа сделать подсхему или иерархический блок. Первый: выделить часть схемы и выбрать
пункт Разместить/Разъемы/ИБ/Разъем ПС (Place/Connectors/HB/SC Connector). Второй метод описан ниже.


Достарыңызбен бөлісу:
1   ...   15   16   17   18   19   20   21   22   ...   39




©dereksiz.org 2024
әкімшілігінің қараңыз

    Басты бет